近日 PCI-SIG 組織,正式對外披露了下一代 PCIe 8.0 傳輸規格的首份草案。這項預計於 2028 年正式定案的技術,不僅將單通道頻寬再次翻倍,更首次將數據傳輸總量推向每秒 1 TB 的驚人領域,宣告高效能運算正式邁入全新的「太位元」時代。
根據目前釋出的初步技術藍圖,PCIe 8.0 的單一通道頻寬將從 PCIe 7.0 的 16GB/s 倍增至 32GB/s。這意味著在顯示卡與高速存儲裝置常用的 x16 插槽配置下,總合雙向頻寬將正式踏入 1024GB/s 的新里程碑。這種速度的飛躍,不僅是為了應對新一代人工智能模型對大規模數據交換的渴求,更是為了滿足未來數據中心在雲端渲染與極速運算中的嚴苛要求。
隨著頻寬翻倍,物理層面的挑戰也接踵而至。在高頻訊號傳輸中,如何抑制訊號衰減與控制能效成為工程師面臨的最大難題。在這次曝光的草案中,最引人注目的技術細節在於 PCIe 8.0 成功將訊號電壓推向 0.5V 的低門檻。相較於前代標準,這種超低電壓運作模式有助於大幅減少晶片運算時產生的廢熱,並顯著提升整體系統的能效比,對於目前極度重視散熱管理的高階電腦架構而言,無疑是具備決定性意義的突破。
除了電壓控制的革新,PCI-SIG 同時確認 PCIe 8.0 將會引入全新的連接技術。由於傳統的物理結構在 32GB/s 的極高頻率下,往往會因為接點阻抗或干擾而導致數據失真,研發團隊正積極開發更為先進的物理連接方案。這可能涉及更為精密的插槽設計或改良後的封裝方式,旨在確保訊號在極速傳輸時仍能保持絕對的穩定與精準。










